## 嵌冰水图像处理

国缘处理器 DSP.FPGA,GPU,ASIC,Soc,SoPC 空中目标ATR处理流程复杂性

DSP 数消影性器

|参据格が美||定点 →开环环境支持下可进行流运算 化拉克斯 MIPS MOPS 性能描标 MFLOPS Mbps Mac执行时间 (FFT執行时间

架构D超级哈佛结构 (dual memory)

- a.冯诺伊曼
- CPU \ clata memory
- b.Kik program memory 会 CPU 会 data memory

  C. 起始性 program memory CRU 会 data memory 会 IO controller 会data
- ② 號伐
- ③流水线技术:实现经常经济行执行
- 田 集成 猛大 CPU
- 15集成者用硬件来远器
- 6 特殊拥指令
- ① 嵌入 磷硬件功能

## DSP硬件最低為



DSP外存接区EMIF 与可编程支持斜线型标器

EMIF异的接口读时

- DTeetup + Tetrade + THAY > TRC-min
- 1) Teetup + Tetrode > TAA\_max
- 3 Totrode > ToE\_max

通过 CE空间控制备有器四字段编程 EMIF明新的布特配